如何应对PCB串扰
串扰是指一个信号在传输时,因电磁耦合等原因,对相邻的传输线产生不期望的影响,在被干扰信号表现为被注入了一定的耦合电压和耦合电流。过大的串扰可能引起电路的误触发,导致系统无法正常工作。
电子产品的发展,朝着小体积、高速度的方向发展,体积减小会导致电路的布局布线密度变大,而信号的频率却在提高,使得串扰高发。PCB的设计、生产中,串扰是一个必须严肃对待的问题。
那么,我们在设计PCB的时候,应该注意什么呢?
1.线之间的间距尽量大,因为间距越大,电容电感之间的影响就越小,电磁场耦合也会变小。
2.传输线和参考平面间的距离越小越好,这样会使其更紧密地耦合,减少临近线的干扰。
3.如果不同层的信号存在干扰,那么走线时让这两层走线方向垂直,因为相互垂直的线,电场和磁场也是相互垂直的,可以减少相互间的串扰。
4.尽可能使用介电常数最低的叠层介质材料,这样做可以在给定特性阻抗的情况下,使得信号路径与返回路径间的介质厚度保持最小。
5.如果使用防护布线,尽量达到其所需要的宽度,并用过孔使防护线与返回路径短接。
6.如果信号改变参考平面,则参考平面应尽量靠近信号平面。